Skip to content Skip to footer

Nuevos enfoques para la aceleración de hardware utilizando FPGA de ultra baja densidad

Pida a los diseñadores de sistemas que enumeren los problemas que enfrentan, no importa si están construyendo aplicaciones móviles de consumidores, automotriz, industriales, médicos o científicos, e inevitablemente mencionarán optimizar el rendimiento del procesador del host. No es sorprendente. La arquitectura impulsada por el evento de estas MPU les permite realizar múltiples tareas y abordar nuevas prioridades a medida que ocurren. Pero a medida que el número de E/S continúa aumentando, también coloca la demanda creciente en el ancho de banda.
En la tarea de administrar una gama más amplia de E/S, así como otras funciones de comando y control de todo el sistema, las MPU del host de hoy deben permanecer operativas durante períodos de tiempo más largos, consumiendo así un poder precioso y recursos de cálculo.
Descargue este documento técnico para obtener más información.

Leer más

Al enviar este formulario usted acepta Lattice Semiconductor Corporation contactarte con correos electrónicos relacionados con marketing o por teléfono. Puede darse de baja en cualquier momento. Lattice Semiconductor Corporation sitios web y las comunicaciones están sujetas a su Aviso de Privacidad.

Al solicitar este recurso, usted acepta nuestros términos de uso. Todos los datos son protegido por nuestro Aviso de Privacidad. Si tiene más preguntas, envíe un correo electrónico dataprotection@techpublishhub.com

digital route logo
Idioma: ENG
Type: Whitepaper Longitud: 9 páginas

Más recursos de Lattice Semiconductor Corporation