Interfaces SERDES de alta velocidad en FPGA de alto valor
Lattice Semiconductor ha introducido dos familias FPGA de bajo costo con Serdes, el LatticeCP2M, introducido en 2007, y la familia más reciente, LatticeECP3. Los FPGA ECP2M y ECP3 proporcionan a los diseñadores lo mejor de ambos mundos: una tela FPGA de alto rendimiento y bajo costo con serdes integrados de alto rendimiento.
Estos dispositivos ofrecen a los diseñadores una plataforma integrada de bajo costo para cumplir con sus requisitos de diseño de próxima generación. Lattice también ofrece a los clientes una familia FPGA de alto rendimiento con sede en Serdes, la Latticesc/M, que ofrece una integración adicional de IP ASIC en chip.
Descargue este documento técnico para obtener más información.
Leer más
Al enviar este formulario usted acepta Lattice Semiconductor Corporation contactarte con correos electrónicos relacionados con marketing o por teléfono. Puede darse de baja en cualquier momento. Lattice Semiconductor Corporation sitios web y las comunicaciones están sujetas a su Aviso de Privacidad.
Al solicitar este recurso, usted acepta nuestros términos de uso. Todos los datos son protegido por nuestro Aviso de Privacidad. Si tiene más preguntas, envÃe un correo electrónico dataprotection@techpublishhub.com
CategorÃas relacionadas: Componentes, Comunicación, Condensadores, Fuerza, Incorporado


Más recursos de Lattice Semiconductor Corporation

Generación de reinicio confiable para proces...
Cada microprocesador o DSP requiere un circuito generador de reinicio o IC para realizar dos funciones: (1) Inicio desde una condición fija despuÃ...

Machxo PLDS en diseños de control de sistema...
La medición de la temperatura, el monitoreo de corriente, la secuenciación de la fuente de alimentación, el control del ventilador y el registro...

Implementación de interfaces de visualizaciÃ...
El semiconductor de la red ha desarrollado una interfaz de visualización en la familia Machxo2 PLD. Debido a que esta interfaz ahora es compatible...