Interfaces SERDES de alta velocidad en FPGA de alto valor
Lattice Semiconductor ha introducido dos familias FPGA de bajo costo con Serdes, el LatticeCP2M, introducido en 2007, y la familia más reciente, LatticeECP3. Los FPGA ECP2M y ECP3 proporcionan a los diseñadores lo mejor de ambos mundos: una tela FPGA de alto rendimiento y bajo costo con serdes integrados de alto rendimiento.
Estos dispositivos ofrecen a los diseñadores una plataforma integrada de bajo costo para cumplir con sus requisitos de diseño de próxima generación. Lattice también ofrece a los clientes una familia FPGA de alto rendimiento con sede en Serdes, la Latticesc/M, que ofrece una integración adicional de IP ASIC en chip.
Descargue este documento técnico para obtener más información.
Leer más
Al enviar este formulario usted acepta Lattice Semiconductor Corporation contactarte con correos electrónicos relacionados con marketing o por teléfono. Puede darse de baja en cualquier momento. Lattice Semiconductor Corporation sitios web y las comunicaciones están sujetas a su Aviso de Privacidad.
Al solicitar este recurso, usted acepta nuestros términos de uso. Todos los datos son protegido por nuestro Aviso de Privacidad. Si tiene más preguntas, envíe un correo electrónico dataprotection@techpublishhub.com
Categorías relacionadas: Componentes, Comunicación, Condensadores, Fuerza, Incorporado
Más recursos de Lattice Semiconductor Corporation
Implementación de controladores de memoria D...
Implementar un controlador de memoria DDR3 de alta velocidad y alta eficiencia en un FPGA es una tarea formidable. Hasta hace poco, solo unos pocos...
Sublvds a MIPI CSI-2 Sensor de imagen Interfa...
Muchos procesadores de señal de imagen (ISP) o procesadores de aplicaciones (AP) utilizan la interfaz de la interfaz de la cámara de la cámara d...
Nuevos enfoques para la aceleración de hardw...
Pida a los diseñadores de sistemas que enumeren los problemas que enfrentan, no importa si están construyendo aplicaciones móviles de consumidor...
