Aprovechar la lógica digital FPGA y CPLD para implementar convertidores analógicos a digitales
Un convertidor analógico a digital (ADC) es un bloque de construcción analógico común y casi siempre se necesita al interfactar la lógica digital, asà en un FPGA o CPLD, al mundo real de los sensores analógicos.
Este documento blanco explicará la implementación de un ADC de baja frecuencia (DC a 1K Hz) y de mayor frecuencia (hasta 50K Hz) utilizando diseños de referencia y tableros de demostración disponibles en la red de semiconductor de red. Se examinará una aplicación de muestra para cada diseño: una para un monitor de sistema en un conmutador de red, y otra para la detección de frecuencia en un sistema de comunicación de audio.
Descargue este documento técnico para obtener más información.
Leer más
Al enviar este formulario usted acepta Lattice Semiconductor Corporation contactarte con correos electrónicos relacionados con marketing o por teléfono. Puede darse de baja en cualquier momento. Lattice Semiconductor Corporation sitios web y las comunicaciones están sujetas a su Aviso de Privacidad.
Al solicitar este recurso, usted acepta nuestros términos de uso. Todos los datos son protegido por nuestro Aviso de Privacidad. Si tiene más preguntas, envÃe un correo electrónico dataprotection@techpublishhub.com
CategorÃas relacionadas: Almacenamiento, ASIC/SOC, Audio video, Automotor, Certificación, Circuitos integrados, Cosa análoga, Desarrollo de software integrado, Diseño de nivel de tablero, Fuentes de alimentación, Hardware, Incorporado, Incrustado & Potencia del sistema, Informática incrustada, IoT, Lógica programable integrada, Medición, Médico, Procesamiento de la señal, tarjeta de circuito impreso, Voltaje
Más recursos de Lattice Semiconductor Corporation
ISPMACH® 4000ZE - habilitando CPLDS en aplic...
Los ingenieros de diseño tienen constantemente desafÃos para desarrollar nuevos productos con caracterÃsticas y funcionalidades mejoradas sobre ...
Implementación de interfaces de visualizaciÃ...
El semiconductor de la red ha desarrollado una interfaz de visualización en la familia Machxo2 PLD. Debido a que esta interfaz ahora es compatible...
Consideraciones de poder en el diseño FPGA
El poder siempre ha sido una consideración de diseño. Sin embargo, tradicionalmente, se ha asignado una prioridad más baja a la potencia que a l...
