Diseño de baja potencia
El consumo de energía se está convirtiendo en una variable cada vez más importante cuando se trata de calcular la huella OPEX y el carbono para proyectos de infraestructura de telecomunicaciones. Por ejemplo, en promedio, cada sitio de celda 3G completamente cargado cuesta aproximadamente $ 1600/año de EE. UU. O $ 3200/año en Europa. Además de estos costos, el nivel de consumo por sitio celular conduce a aproximadamente 11 toneladas de emisiones de dióxido de carbono por sitio celular por año.
Para estos operadores, la potencia es igual a costo. Los FPGA se están convirtiendo en una de las facetas más importantes de las arquitecturas de base, por lo que el centro de atención ha caído sobre ellas para minimizar el consumo de energía.
Descargue este documento técnico para obtener más información.
Leer más
Al enviar este formulario usted acepta Lattice Semiconductor Corporation contactarte con correos electrónicos relacionados con marketing o por teléfono. Puede darse de baja en cualquier momento. Lattice Semiconductor Corporation sitios web y las comunicaciones están sujetas a su Aviso de Privacidad.
Al solicitar este recurso, usted acepta nuestros términos de uso. Todos los datos son protegido por nuestro Aviso de Privacidad. Si tiene más preguntas, envíe un correo electrónico dataprotection@techpublishhub.com
Categorías relacionadas: Componentes, Fuerza, Interruptor
Más recursos de Lattice Semiconductor Corporation
Consideraciones de poder en el diseño FPGA
El poder siempre ha sido una consideración de diseño. Sin embargo, tradicionalmente, se ha asignado una prioridad más baja a la potencia que a l...
Capacidades de procesamiento de señales incr...
Los nuevos segmentos de mercado están impulsando cada vez más a los proveedores de FPGA competidores para incorporar una variedad más amplia de ...
Gen2 Serial Rapidio y FPGA de bajo costo de b...
Como los requisitos de ancho de banda para aplicaciones como el procesamiento inalámbrico, Wireline y Medical/Imaging continúan cultivando diseñ...