ISPMACH® 4000ZE - habilitando CPLDS en aplicaciones de bajo volumen y baja potencia
Los ingenieros de diseño tienen constantemente desafíos para desarrollar nuevos productos con características y funcionalidades mejoradas sobre la generación anterior y los productos competitivos. La creciente demanda de productos más pequeños, de menor potencia y menor costo con cada generación posterior agrega otra capa de complejidad al trabajo ya difícil del ingeniero.
Este documento blanco discutirá algunos de los factores que los ingenieros de diseño consideran al desarrollar un producto de consumo. A continuación, discutirá cómo la familia ISPMACH® 4000ZE de la red de semiconductores de la red de dispositivos lógicos programables (CPLDS) de complejo cero de potencia cero permite el uso de CPLD en aplicaciones de bajo volumen de alto volumen y baja potencia, un mercado que alguna vez estuvo dominado por circuitos integrados específicos de la aplicación (ASICS) y productos estándar específicos de aplicación (ASSP).
Descargar para obtener más información.
Leer más
Al enviar este formulario usted acepta Lattice Semiconductor Corporation contactarte con correos electrónicos relacionados con marketing o por teléfono. Puede darse de baja en cualquier momento. Lattice Semiconductor Corporation sitios web y las comunicaciones están sujetas a su Aviso de Privacidad.
Al solicitar este recurso, usted acepta nuestros términos de uso. Todos los datos son protegido por nuestro Aviso de Privacidad. Si tiene más preguntas, envíe un correo electrónico dataprotection@techpublishhub.com
Categorías relacionadas: Componentes, Fuerza


Más recursos de Lattice Semiconductor Corporation

1: 2 y 1: 1 MIPI DSI Interfaz de pantalla Bri...
A medida que la industria evoluciona, los requisitos de ancho de banda han excedido lo que los fabricantes de exhibiciones son capaces de fabricar,...

ISPMACH® 4000ZE - habilitando CPLDS en aplic...
Los ingenieros de diseño tienen constantemente desafíos para desarrollar nuevos productos con características y funcionalidades mejoradas sobre ...

Implementación de controladores de memoria D...
Implementar un controlador de memoria DDR3 de alta velocidad y alta eficiencia en un FPGA es una tarea formidable. Hasta hace poco, solo unos pocos...